Khi nhu cầu điện toán của trí tuệ nhân tạo (AI) và máy học (machine learning) phải xử lý khối lượng công việc ngày càng tăng, bộ nhớ DRAM được gắn song song truyền thống đã trở thành rào cản đối với những CPU thế hệ tiếp theo, vốn yêu cầu số lượng kênh bộ nhớ cao hơn để cung cấp thêm băng thông bộ nhớ.
Mẫu SMC 1000 8x25G ra đời cho phép CPU và các SoC trung tâm điện toán khác có thể tận dụng số kênh bộ nhớ nhiều hơn bốn lần so với DRAM DDR4 gắn song song có cùng cấu trúc chân cắm. Bộ điều khiển bộ nhớ nối tiếp của Microchip cung cấp băng thông bộ nhớ cao hơn và không phụ thuộc vào những nền tảng nặng về tính xử lý với độ trễ cực thấp. SMC 1000 8x25G tương tác với CPU thông qua giao diện bộ nhớ mở 8 bit (OMI) – bao gồm các làn và cầu nối 25 Gbps để kết nối tới bộ nhớ thông qua giao diện DDR4 3200 72-bit .
Theo Ông Pete Hazen, đại diện Microchip, các công nghệ giao diện bộ nhớ mới như Giao diện bộ nhớ mở (OMI) cho phép phạm vi rộng của các ứng dụng SoC hỗ trợ các yêu cầu bộ nhớ ngày càng tăng của ứng dụng trung tâm dữ liệu hiệu suất cao.
Từ khoá :
Các tin, bài viết khác
-
Công bố Giải thưởng Chất lượng quốc gia năm 2019 - 2020
-
Viện Nghiên cứu phát triển TPHCM: Kết nối các nguồn lực tri thức tạo ra hệ sinh thái về nghiên cứu của khu vực
-
Tập trung tháo gỡ những rào cản phát triển khoa học và công nghệ
-
Việt Nam có tỷ lệ sử dụng tiền điện tử cao thứ 2 thế giới
-
Bảo mật tuyệt đối mã OTP
-
Nền tảng chuyển đổi số dành cho doanh nghiệp
-
Nâng cao hiệu quả phòng chống cuộc gọi rác với dịch vụ tổng đài thương hiệu
-
Đề án Công viên địa chất toàn cầu Lý Sơn - Sa Huỳnh: Dừng hay tiếp tục?
-
Xử lý chiến dịch tấn công mạng APT nguy hiểm nhắm vào Việt Nam
-
Tập trung đẩy mạnh phát triển nguồn nhân lực về công nghiệp vật liệu quốc gia